Skip to content
Projects
Groups
Snippets
Help
Loading...
Help
Submit feedback
Contribute to GitLab
Sign in / Register
Toggle navigation
TianYing_ty100
Project
Project
Details
Activity
Releases
Cycle Analytics
Repository
Repository
Files
Commits
Branches
Tags
Contributors
Graph
Compare
Charts
Issues
0
Issues
0
List
Board
Labels
Milestones
Merge Requests
0
Merge Requests
0
CI / CD
CI / CD
Pipelines
Jobs
Schedules
Charts
Wiki
Wiki
Snippets
Snippets
Members
Members
Collapse sidebar
Close sidebar
Activity
Graph
Charts
Create a new issue
Jobs
Commits
Issue Boards
Open sidebar
TY
TianYing_ty100
Commits
1525e4dd
Commit
1525e4dd
authored
Aug 15, 2024
by
陈家乐
Browse files
Options
Browse Files
Download
Email Patches
Plain Diff
🐞
fix:引脚输出使用Set_Level
parent
f299cc3a
Changes
2
Show whitespace changes
Inline
Side-by-side
Showing
2 changed files
with
34 additions
and
32 deletions
+34
-32
GpioUser.c
Firmware/Source/Application/GPIO_USER/GpioUser.c
+6
-6
BU98R10.c
Firmware/Source/Component/BU98R10/BU98R10.c
+28
-26
No files found.
Firmware/Source/Application/GPIO_USER/GpioUser.c
View file @
1525e4dd
...
...
@@ -18,9 +18,9 @@ const RTE_GPIO_Config_st_t KL30_Init_GpioConfig[Gpio_Max] =
/* PORT0_PIN01 */
{
RTE_GPIO_PORT00_PIN01
,
RTE_GPIO_DIR_IN
},
/* PORT0_PIN02 */
{
RTE_GPIO_PORT00_PIN02
,
RTE_GPIO_DIR_IN
},
/* PORT0_PIN03 */
{
RTE_GPIO_PORT00_PIN03
,
RTE_GPIO_DIR_IN
},
/* PORT0_PIN04 */
{
RTE_GPIO_PORT00_PIN04
,
RTE_GPIO_DIR_IN
},
/* PORT0_PIN02 */
{
RTE_GPIO_PORT00_PIN02
,
GpioOut_Low
},
/* PORT0_PIN03 */
{
RTE_GPIO_PORT00_PIN03
,
GpioOut_Low
},
/* PORT0_PIN04 */
{
RTE_GPIO_PORT00_PIN04
,
GpioOut_Low
},
/* PORT0_PIN05 */
{
RTE_GPIO_PORT00_PIN05
,
RTE_GPIO_DIR_IN
},
/* PORT0_PIN06 */
{
RTE_GPIO_PORT00_PIN06
,
RTE_GPIO_DIR_IN
},
...
...
@@ -55,9 +55,9 @@ const RTE_GPIO_Config_st_t KL30_Init_GpioConfig[Gpio_Max] =
/* PORT6_PIN62 */
{
RTE_GPIO_PORT06_PIN02
,
GpioOut_Low
},
/* PORT6_PIN63 */
{
RTE_GPIO_PORT06_PIN03
,
GpioOut_Low
},
/* PORT7_PIN70 */
{
RTE_GPIO_PORT07_PIN00
,
RTE_GPIO_DIR_IN
},
/* PORT7_PIN71 */
{
RTE_GPIO_PORT07_PIN01
,
RTE_GPIO_DIR_IN
},
/* PORT7_PIN72 */
{
RTE_GPIO_PORT07_PIN02
,
RTE_GPIO_DIR_IN
},
/* PORT7_PIN70 */
{
RTE_GPIO_PORT07_PIN00
,
GpioOut_Low
},
/* PORT7_PIN71 */
{
RTE_GPIO_PORT07_PIN01
,
GpioOut_Low
},
/* PORT7_PIN72 */
{
RTE_GPIO_PORT07_PIN02
,
GpioOut_Low
},
/* PORT7_PIN73 */
{
RTE_GPIO_PORT07_PIN03
,
RTE_GPIO_DIR_IN
},
/* PORT7_PIN74 */
{
RTE_GPIO_PORT07_PIN04
,
RTE_GPIO_DIR_IN
},
/* PORT7_PIN75 */
{
RTE_GPIO_PORT07_PIN05
,
RTE_GPIO_DIR_IN
},
...
...
Firmware/Source/Component/BU98R10/BU98R10.c
View file @
1525e4dd
...
...
@@ -24,13 +24,13 @@ void BU98R10_CHIP0_SET_SD_LEVEL(uint8_t Level)
{
if
(
Level
)
{
RTE_GPIO_Config
(
BU98R10_CHIP0_SD
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP0_SD, RTE_GPIO_LEVEL_HIGH);
//
RTE_GPIO_Config(BU98R10_CHIP0_SD, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_SD
,
RTE_GPIO_LEVEL_HIGH
);
}
else
{
RTE_GPIO_Config
(
BU98R10_CHIP0_SD
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_LOW
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP0_SD, RTE_GPIO_LEVEL_LOW);
//
RTE_GPIO_Config(BU98R10_CHIP0_SD, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_LOW);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_SD
,
RTE_GPIO_LEVEL_LOW
);
}
}
void
BU98R10_CHIP1_SET_SD_LEVEL
(
uint8_t
Level
);
...
...
@@ -38,13 +38,13 @@ void BU98R10_CHIP1_SET_SD_LEVEL(uint8_t Level)
{
if
(
Level
)
{
RTE_GPIO_Config
(
BU98R10_CHIP1_SD
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP1_SD, RTE_GPIO_LEVEL_HIGH);
//
RTE_GPIO_Config(BU98R10_CHIP1_SD, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Set_Level
(
BU98R10_CHIP1_SD
,
RTE_GPIO_LEVEL_HIGH
);
}
else
{
RTE_GPIO_Config
(
BU98R10_CHIP1_SD
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_LOW
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP1_SD, RTE_GPIO_LEVEL_LOW);
//
RTE_GPIO_Config(BU98R10_CHIP1_SD, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_LOW);
RTE_GPIO_Set_Level
(
BU98R10_CHIP1_SD
,
RTE_GPIO_LEVEL_LOW
);
}
}
void
BU98R10_CHIP0_SET_CSB_LEVEL
(
uint8_t
Level
);
...
...
@@ -52,13 +52,13 @@ void BU98R10_CHIP0_SET_CSB_LEVEL(uint8_t Level)
{
if
(
Level
)
{
RTE_GPIO_Config
(
BU98R10_CHIP0_CSB
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP0_CSB, RTE_GPIO_LEVEL_HIGH);
//
RTE_GPIO_Config(BU98R10_CHIP0_CSB, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_CSB
,
RTE_GPIO_LEVEL_HIGH
);
}
else
{
RTE_GPIO_Config
(
BU98R10_CHIP0_CSB
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_LOW
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP0_CSB, RTE_GPIO_LEVEL_LOW);
//
RTE_GPIO_Config(BU98R10_CHIP0_CSB, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_LOW);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_CSB
,
RTE_GPIO_LEVEL_LOW
);
}
}
void
BU98R10_CHIP1_SET_CSB_LEVEL
(
uint8_t
Level
);
...
...
@@ -66,13 +66,13 @@ void BU98R10_CHIP1_SET_CSB_LEVEL(uint8_t Level)
{
if
(
Level
)
{
RTE_GPIO_Config
(
BU98R10_CHIP1_CSB
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP1_CSB, RTE_GPIO_LEVEL_HIGH);
//
RTE_GPIO_Config(BU98R10_CHIP1_CSB, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Set_Level
(
BU98R10_CHIP1_CSB
,
RTE_GPIO_LEVEL_HIGH
);
}
else
{
RTE_GPIO_Config
(
BU98R10_CHIP1_CSB
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_LOW
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP1_CSB, RTE_GPIO_LEVEL_LOW);
//
RTE_GPIO_Config(BU98R10_CHIP1_CSB, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_LOW);
RTE_GPIO_Set_Level
(
BU98R10_CHIP1_CSB
,
RTE_GPIO_LEVEL_LOW
);
}
}
void
BU98R10_CHIP0_SET_SCL_LEVEL
(
uint8_t
Level
);
...
...
@@ -80,13 +80,13 @@ void BU98R10_CHIP0_SET_SCL_LEVEL(uint8_t Level)
{
if
(
Level
)
{
RTE_GPIO_Config
(
BU98R10_CHIP0_SCL
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP0_SCL, RTE_GPIO_LEVEL_HIGH);
//
RTE_GPIO_Config(BU98R10_CHIP0_SCL, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_SCL
,
RTE_GPIO_LEVEL_HIGH
);
}
else
{
RTE_GPIO_Config
(
BU98R10_CHIP0_SCL
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_LOW
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP0_SCL, RTE_GPIO_LEVEL_LOW);
//
RTE_GPIO_Config(BU98R10_CHIP0_SCL, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_LOW);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_SCL
,
RTE_GPIO_LEVEL_LOW
);
}
}
void
BU98R10_CHIP1_SET_SCL_LEVEL
(
uint8_t
Level
);
...
...
@@ -94,13 +94,13 @@ void BU98R10_CHIP1_SET_SCL_LEVEL(uint8_t Level)
{
if
(
Level
)
{
RTE_GPIO_Config
(
BU98R10_CHIP1_SCL
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP1_SCL, RTE_GPIO_LEVEL_HIGH);
//
RTE_GPIO_Config(BU98R10_CHIP1_SCL, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Set_Level
(
BU98R10_CHIP1_SCL
,
RTE_GPIO_LEVEL_HIGH
);
}
else
{
RTE_GPIO_Config
(
BU98R10_CHIP1_SCL
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_LOW
);
//
RTE_GPIO_Set_Level(BU98R10_CHIP1_SCL, RTE_GPIO_LEVEL_LOW);
//
RTE_GPIO_Config(BU98R10_CHIP1_SCL, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_LOW);
RTE_GPIO_Set_Level
(
BU98R10_CHIP1_SCL
,
RTE_GPIO_LEVEL_LOW
);
}
}
void
BU98R10_CHIP0_SET_SD_DIR
(
uint8_t
Dir
);
...
...
@@ -108,7 +108,8 @@ void BU98R10_CHIP0_SET_SD_DIR(uint8_t Dir)
{
if
(
Dir
)
{
RTE_GPIO_Config
(
BU98R10_CHIP0_SD
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
RTE_GPIO_Set_Level
(
BU98R10_CHIP0_SD
,
RTE_GPIO_LEVEL_HIGH
);
// RTE_GPIO_Config(BU98R10_CHIP0_SD, RTE_GPIO_DIR_OUT | RTE_GPIO_LEVEL_HIGH);
}
else
{
...
...
@@ -120,6 +121,7 @@ void BU98R10_CHIP1_SET_SD_DIR(uint8_t Dir)
{
if
(
Dir
)
{
//RTE_GPIO_Set_Level(BU98R10_CHIP1_SD, RTE_GPIO_LEVEL_HIGH);
RTE_GPIO_Config
(
BU98R10_CHIP1_SD
,
RTE_GPIO_DIR_OUT
|
RTE_GPIO_LEVEL_HIGH
);
}
else
...
...
Write
Preview
Markdown
is supported
0%
Try again
or
attach a new file
Attach a file
Cancel
You are about to add
0
people
to the discussion. Proceed with caution.
Finish editing this message first!
Cancel
Please
register
or
sign in
to comment